基于AD1674芯片的数据采集电路设计

网友投稿 237 2022-11-28

基于AD1674芯片的数据采集电路设计

1 硬件设计

1.1 AD1674接口电路

文献[1]详细介绍了AD1674芯片的性能和控制信号的时序。在完全受控方式下,最好是用逻辑控制信号CE启动数据读或A/D转换;在CE有效时,片选信号CS应有效,并且控制信号R/C和A0已确定,只有满足这种时序,AD1674才能正常工作。

1.2 A/D转换及数据的读时序

对A/D接口电路而言,只有PC机的时序与AD1674的要求时序匹配才能保证电路的正常工作。该电路的A/D转换及数据的读时序如图1所示。

A在/D转换时,8253的定时脉冲或端口写脉冲QD经过延时和调节定时宽度后,使A/D的使能控制CE开始启动A/D转换。同时QD宽度为1μs的低电平脉冲(在端口写启动方式下,1μs的低脉冲是由端口写脉冲经调节定时宽度后获得)使R/C的转换有效,A0及片选CS可在A/D转换前设置为有效。当读取A/D转换后的数据时,端口读信号或DMA读信号D直接使A/CD的使能控制CE启动数据读,此时R/C=1,R/C的读有效,开始12位数据的读取。当A0=0时,读取高八位数据;当A0=1时,读取数据低四位,读完后A0=0,准备下一次A/D转换。可见该时序既能与PC机接口,又能使AD1674正常工作。

版权声明:本文内容由网络用户投稿,版权归原作者所有,本站不拥有其著作权,亦不承担相应法律责任。如果您发现本站中有涉嫌抄袭或描述失实的内容,请联系我们jiasou666@gmail.com 处理,核实后本网站将在24小时内删除侵权内容。

上一篇:bitmap 设置图片尺寸,避免 内存溢出 OutOfMemoryError的优化方法
下一篇:部署Spark2.2集群(on Yarn模式)
相关文章

 发表评论

暂时没有评论,来抢沙发吧~