如何为逐次逼近型ADC设计可靠的数字接口?

网友投稿 256 2022-11-20

如何为逐次逼近型ADC设计可靠的数字接口?

简介

数字I/O电源电平和序列

启动期间的数字I/O状态

为了确保初始化正确无误,有些SAR ADC要求处于某些逻辑状态或序列,以实现复位、待机或关断等数字功能。在所有电源都稳定之后,应施加指定脉冲或组合,以确保ADC启动时的状态符合预期。例如,一个高脉冲在RESET上持续至少50 ns,这是配置AD7606以使其在上电后能正常运行所必须具备的条件。

图1. 在电源上升时拉高CNVST可能导致未知状态

版权声明:本文内容由网络用户投稿,版权归原作者所有,本站不拥有其著作权,亦不承担相应法律责任。如果您发现本站中有涉嫌抄袭或描述失实的内容,请联系我们jiasou666@gmail.com 处理,核实后本网站将在24小时内删除侵权内容。

上一篇:Hadoop之——SecondaryNameNode合并EditsLog文件介绍
下一篇:Hadoop之——Hadoop机架感知策略与自定义机架感知实现
相关文章

 发表评论

暂时没有评论,来抢沙发吧~