PCI总线接口芯片CH365

网友投稿 300 2022-10-26

PCI总线接口芯片CH365

一、概述

二、特点

● 实现基于32 位PCI 总线的从设备接口。

● 转换为主动并行接口:8 位数据,16 位地址,I/O 读和写,存储器读和写。

● 可以设定PCI 板卡的设备标识(Vendor ID,Device ID,Class Code 等)。

● 支持以字节、字或双字为单位对I/O 端口或者存储器进行读写。

● 非突发存取的实测速度可达每秒7MB,读写脉冲的宽度从30nS 到240nS 可选。

● 自动分配I/O 基址,支持长度达240 字节的I/O 端口。

● 支持本地硬件定址功能,自由选择I/O 地址,在指定地址实现I/O 端口。

● 无需外接元器件扩容支持容量为64KB 以及128KB 的存储器或者扩展ROM。

● 支持扩展ROM 无硬盘引导,支持闪存Flash-Memory 在线升级。

● 支持低电平有效的本地中断请求,支持中断共享。

● 提供两线串行主机接口,可以挂接类似24C0X 的两线串口EEPROM 器件。

● 大引脚间距(0.8mm)的PQFP-80 封装,与CH361P 引脚兼容,直接替代。

● 通用的驱动程序支持Windows 98/ME/2000/XP,通过DLL 提供应用层API。

● 芯片本身无需驱动程序即可工作,升级ISA 板卡可以不需要驱动程序。

● 多项专利技术,简便易用,低成本。

三、封装

四、引脚

(三)本地端信号线

版权声明:本文内容由网络用户投稿,版权归原作者所有,本站不拥有其著作权,亦不承担相应法律责任。如果您发现本站中有涉嫌抄袭或描述失实的内容,请联系我们jiasou666@gmail.com 处理,核实后本网站将在24小时内删除侵权内容。

上一篇:Helm 部署EFK
下一篇:关于SSM框架下各层的解释说明(Controller等)
相关文章

 发表评论

暂时没有评论,来抢沙发吧~